航空科学与工程学院控制板卡模块(BUAAJJ20250074)采购公告
发布时间:2025-05-12
点击次数:
发布人:航空科学与工程学院
项目名称 |
控制板卡模块 |
项目编号 |
BUAAJJ20250074 |
公示开始日期 |
2025-05-12 09:28:05 |
公示截止日期 |
2025-05-16 00:00:00 |
采购单位 |
北京航空航天大学 |
交货时间要求 |
签约后10工作日 |
联系人 |
中标后在我参与的项目中查看
|
联系电话 |
中标后在我参与的项目中查看
|
预算 |
¥ 460,000
|
供应商资质要求 |
符合《政府采购法》第二十二条规定的供应商基本条件
;
企业成立三年以上
(必选)
|
收货地址 |
采购方指定 |
采购清单1
采购物品 |
采购数量 |
计量单位 |
所属分类 |
从控板卡模块 |
2 |
套 |
|
品牌 |
不限 |
规格型号 |
不限 |
预算 |
¥ 140,000
|
技术参数 |
1)模块能支持cPCI系统中的控制、数据处理和通信功能; 2)模块架构基于6U标准CPCI机箱设计,达到工业级标准; 3)模块具备对外PCIE接口接收控制数据或命令字; 4)模块具备FPGA单元用于控制信号的接收、传输、产生等; 5)模块具备对外SFP光纤接口,用于进行板间通信; 6)模块具备差分及单端接口,用于进行机箱内的背板通信; 7)板卡与机箱背板连接器型号为双排2.54间距排母; 8)前置不少于24对LVDS/RS485差分接口; 9)背板连接器具备不少于8x GTX高速接口,支持数据传输速率不小于3.125Gb/s; 10)可供用户进行读写操作的寄存器个数不少于32个; 11)模块具备至少1个10M单端晶振,用于FPGA单端时钟源输入; 12)模块具备至少1个100M高稳差分晶振,用于FPGA差分时钟源输入; 13)模块具备至少1个125M高稳差分晶振,用于MGT参考时钟源输入; 14)模块时钟频率合成器配置不低于AD9522; 15)时钟频率合成器支持用户自定义配置。 |
售后服务 |
商品承诺:送货上门/安装调试/技术培训;提供四年免费售后服务;合同签署后10个工作日内交付;; |
采购清单2
采购物品 |
采购数量 |
计量单位 |
所属分类 |
主控板卡模块 |
1 |
套 |
|
品牌 |
不限 |
规格型号 |
不限 |
预算 |
¥ 180,000
|
技术参数 |
1)模块能支持cPCI系统中的控制、数据处理和通信功能; 2)模块架构基于6U标准CPCI机箱设计,达到工业级标准; 3)模块具备对外PCIE接口接收控制数据或命令字; 4)模块具备FPGA单元用于控制信号的接收、传输、产生等; 5)模块具备对外SFP光纤接口,用于进行板间通信; 6)模块具备差分及单端接口,用于进行机箱内的背板通信; 7)板卡与机箱背板连接器型号为双排2.54间距排母; 8)板载FPGA不低于赛灵思Kintex-7系列性能; 9)2路SFP光纤接口,数据传输速率不低于3.125Gb/s; 10)PCIe接口速率不低于2.5Gps; 11)PCIe IP支持寄存器数据传输与DMA数据传输2中数据传输模式; 12)模块PCIe接口芯片配置不低于PEX8112; 13)面板具备不少于5个SMA接口,供用户自定义使用。 |
售后服务 |
商品承诺:送货上门/安装调试/技术培训;提供四年免费售后服务;合同签署后10个工作日内交付; |
北京航空航天大学
2025-05-12 09:28:05