航空科学与工程学院基带卡模块(BUAAKC20250034)采购公告
发布时间:2025-06-05
点击次数:
发布人:计划财务部
项目名称 |
基带卡模块 |
项目编号 |
BUAAKC20250034 |
公示开始日期 |
2025-06-05 12:28:29 |
公示截止日期 |
2025-06-09 00:00:00 |
采购单位 |
北京航空航天大学 |
交货时间要求 |
签约后10工作日 |
联系人 |
中标后在我参与的项目中查看
|
联系电话 |
中标后在我参与的项目中查看
|
预算 |
¥ 900,000
|
供应商资质要求 |
符合《政府采购法》第二十二条规定的供应商基本条件
|
收货地址 |
采购方指定 |
采购清单1
采购物品 |
采购数量 |
计量单位 |
所属分类 |
基带卡模块 |
1 |
套 |
|
品牌 |
|
规格型号 |
|
预算 |
¥ 900,000
|
技术参数 |
1)基于cPCI 6U标准架构设计,支持独立插拔; 2)标准工业级架构,支持导冷,风冷散热方式; 3)设备为载板与子卡组合架构,子卡可独立插拔,支持替换; 4)具备高带宽、高速率信号处理能力; 5)具备FMC高速接口,用于实现载板与子卡间的高速数据交换; 6)支持高速ADC中频接收接口与DAC中频发射接口; 7)具备高性能FPGA单元,支持实时信号处理功能; 8)具备外挂存储单元,支持数据的短时缓存; 9)具备高速光纤接口,支持机箱外部的板间通信; 10)具备背板高速GTX接口,支持机箱内部的板间通信; 11)单板支持不少于2片FPGA芯片,1片作为主控FPGA单元,1片作为高性能FPGA,用于实现高速数字接口和信号处理; 12)高性能FPGA单元性能参数参考XC7VX690T; 13)主控FPGA单元支持PCI从模式、主模式及DMA模式访问; 14)主控FPGA具备NOR Flash时序接口,用于实现对高性能FPGA的Flash配置; 15)高性能FPGA具备配置接口,可通过软件实现对高性能FPGA的配置下载; 16)高性能FPGA单元支持不少于16GB的外挂存储; 17)高性能FPGA单元具备Aurora接口,均采用64B/66B streaming模式接口方案; 18)具备不少于4X的高速光纤接口; 19)支持脉宽20ns~1ms的脉冲同步信号输出; 20)单元与背板CPCI接口支持不少于2个高速GTH接口,用于机箱内板间高速数据传输; 21)AD采样率:≥500Msps; 22)AD分辨率:≥14bit; 23)DA采样率:≥2GHz; 24)DA分辨率:≥14bit; 25)FMC插座提供12V、3.3V和2.5V三路电源; 26)ADC/DAC电源独立; 27)前面板留有不少于8个SMP接口,包含至少1个外部参考时钟输入;板上的所有电源都分别留有测试点,在测试点旁边分别标注待测试电源的电压值,可使用万用表或示波器对电源进行测量; 28)板上留有时钟输出测试点,可通过示波器进行测量。同时PLL的锁定有LED灯进行指示,PLL锁定状态还可通过FMC插座相连接的FPGA进行监控,支持双通道FMC高速接口(每组接口不少于80对差分线,8x Serdes)。 |
售后服务 |
商品承诺:送货上门/安装调试/技术培训;10 个工作日内完成供货;质保期4年; |
北京航空航天大学
2025-06-05 12:28:29